基于FPGA的視頻疊加系統(tǒng)設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩95頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著技術(shù)的發(fā)展與進(jìn)步,視頻圖像處理技術(shù)在當(dāng)今的信息社會中獲得了高度的關(guān)注并得到了廣泛的應(yīng)用。視頻疊加技術(shù)是視頻圖像處理技術(shù)的一個應(yīng)用方向,它將多路多制式視頻信號疊加融合形成一路視頻信號輸出到一個顯示設(shè)備進(jìn)行顯示。這項技術(shù)在電視系統(tǒng)、安防監(jiān)控系統(tǒng)、機(jī)載綜合顯示系統(tǒng)等領(lǐng)域有重要意義。
  本文對視頻疊加技術(shù)進(jìn)行了相關(guān)研究,分析了電視制式視頻信號和計算機(jī)制式視頻信號的不同格式和傳輸方式;對多路多制式視頻疊加中的電視制式視頻去隔行、圖像縮

2、放和視頻圖像疊加等關(guān)鍵算法進(jìn)行了研究。在此基礎(chǔ)上,本文設(shè)計并實現(xiàn)了一個視頻疊加系統(tǒng),系統(tǒng)以FPGA作為核心來實現(xiàn)視頻疊加處理中的算法;以DDR2 SDRAM作為視頻數(shù)據(jù)的緩存;采用支持四路CVBS視頻信號采集功能的TW2867芯片完成多路視頻采集輸入;使用VGA接口輸出疊加融合后的視頻信號;使用STM32微控制器進(jìn)行視頻疊加的控制。系統(tǒng)的設(shè)計分為基于FPGA的視頻疊加處理器設(shè)計和視頻疊加系統(tǒng)控制軟件設(shè)計兩部分?;?FPGA的視頻疊加處

3、理器通過在FPGA上進(jìn)行邏輯設(shè)計實現(xiàn),由視頻輸入處理模塊、去隔行器、視頻幀緩存控制模塊、視頻縮放器、視頻疊加輸出模塊和I2C總線接口構(gòu)成,疊加融合處理多路輸入視頻。視頻疊加系統(tǒng)控制軟件運(yùn)行在STM32微控制器上,由I2C總線驅(qū)動程序、串口通信程序、TW2867視頻采集控制程序、視頻疊加控制程序和主控制調(diào)度程序構(gòu)成,實時控制視頻疊加效果。
  測試驗證結(jié)果表明,本文設(shè)計實現(xiàn)的視頻疊加系統(tǒng)實現(xiàn)了兩路視頻的疊加融合,其中一路視頻在輸出視

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論